Questões de Tecnologia da Informação - Organização e arquitetura de computadores - Processadores RISC x CISC
Limpar pesquisa
Questão: 66 de 157
563a19f9373764000900088b
Banca: CESPE / Cebraspe
Órgão: Ministério da Educação
Cargo(s): Gerente de Segurança
Ano: 2015
Matéria/Assunto: Tecnologia da Informação > Organização e arquitetura de computadores > Processadores RISC x CISC
Questão: 67 de 157
563a3a5d3737640010000e47
Banca: CESPE / Cebraspe
Órgão: Ministério da Educação
Cargo(s): Gerente de Suporte
Ano: 2015
Matéria/Assunto: Tecnologia da Informação > Organização e arquitetura de computadores > Processadores RISC x CISC
construção: CISC (Complex Instruction Set Computing) e RISC
(Reduced Instruction Set Computing). Considerando esse assunto, julgue os itens que se seguem.
Questão: 68 de 157
563a3a5d3737640010000e48
Banca: CESPE / Cebraspe
Órgão: Ministério da Educação
Cargo(s): Gerente de Suporte
Ano: 2015
Matéria/Assunto: Tecnologia da Informação > Organização e arquitetura de computadores > Processadores RISC x CISC
construção: CISC (Complex Instruction Set Computing) e RISC
(Reduced Instruction Set Computing). Considerando esse assunto, julgue os itens que se seguem.
Questão: 69 de 157
563a3a5d3737640010000e49
Banca: CESPE / Cebraspe
Órgão: Ministério da Educação
Cargo(s): Gerente de Suporte
Ano: 2015
Matéria/Assunto: Tecnologia da Informação > Organização e arquitetura de computadores > Processadores RISC x CISC
construção: CISC (Complex Instruction Set Computing) e RISC
(Reduced Instruction Set Computing). Considerando esse assunto, julgue os itens que se seguem.
Questão: 70 de 157
56420ab13530360014000c8a
Banca: CESPE / Cebraspe
Órgão: Tribunal de Justiça do Ceará
Cargo(s): Analista Judiciário - Ciências da Computação
Ano: 2014
Matéria/Assunto: Tecnologia da Informação > Organização e arquitetura de computadores > Processadores RISC x CISC
A unidade de medida mais eficiente e mais utilizada para a comparação dos processados de ambas as arquiteturas é o MIPS (milhões de instruções por segundo).
As máquinas RISC executam instruções com maior rapidez do que as máquinas CISC, já que o faz por meio de subprogramas e não por meio da execução direta pelo hardware.
Diversamente do que ocorre na arquitetura RISC, na CISC as chamadas de funções ocorrem basicamente no processador, empregando-se um número menor de registradores, o que contribui para um aumento no desempenho total do processador.
Na arquitetura CISC, não se permite a utilização de muitos modos de endereçamento para realizar uma instrução que retorne o resultado da divisão de A por B.
O pipelining, execução de várias instruções simultaneamente no processador, é utilizado tanto em máquinas RISC quanto CISC.