Questões de Tecnologia da Informação - Organização e arquitetura de computadores - Processadores RISC x CISC

Limpar pesquisa

Configurar questões
Tamanho do Texto
Modo escuro

Questão: 81 de 157

51f40e37ca64640b00000c19

copy

Banca: CESPE / Cebraspe

Órgão: Tribunal Regional Eleitoral de Mato Grosso

Cargo(s): Técnico Judiciário - Operação de Computadores

Ano: 2010

Matéria/Assunto: Tecnologia da Informação > Organização e arquitetura de computadores > Processadores RISC x CISC

As arquiteturas RISC utilizam múltiplos conjuntos de registradores.

As arquiteturas CISC possuem um conjunto reduzido de instruções, facilitando a organização da unidade de controle de modo que esta tenha uma interpretação simples e rápida.

A arquitetura CISC se caracteriza pela inexistência de microcódigo. Dessa forma, a complexidade está no compilador.

Nas arquiteturas CISC, utiliza-se o pipeline, uma técnica que divide a execução de uma instrução em fases ou estágios, o que possibilita a execução simultânea de múltiplas instruções.

O principal objetivo de uma máquina RISC é executar uma instrução por ciclo. Como o acesso à memória utiliza vários ciclos, uma máquina RISC possui menos registradores que uma máquina CISC.

Questão: 82 de 157

5216d3f2c1619c990700002b

copy

Banca: FUNRIO

Órgão: Instituto de Desenvolvimento do Norte e Nordeste de Minas Gerais

Cargo(s): Analista DES - Ciências da Computação

Ano: 2008

Matéria/Assunto: Tecnologia da Informação > Organização e arquitetura de computadores > Processadores RISC x CISC

I, apenas.

II, apenas.

I e II, apenas.

II e III, apenas.

I, II e III.

Questão: 83 de 157

521f74178341b10500000083

copy

Banca: FUNRIO

Órgão: Centro Nacional de Tecnologia Eletrônica Avançada

Cargo(s): Informática/Engenharias/Matemática - ETEA-INFRTI

Ano: 2012

Matéria/Assunto: Tecnologia da Informação > Organização e arquitetura de computadores > Processadores RISC x CISC

Em comparação com a CISC, RISC apresenta uma arquitetura com poucos registradores.

O uso de pipeline é uma característica da RISC.

Comumente, as instruções RISC consomem vários ciclos de clock.

E comum, em uma arquitetura RISC, encontramos instruções de 32, 64, 128, 256 e 512 bytes no mesmo processador.

Muitas instruções RISC são executadas pelo microcódigo.

Questão: 84 de 157

52ce9c0e0e4b1ae1080008ab

copy

Banca: CESPE / Cebraspe

Órgão: Serviço Federal de Processamento de Dados

Cargo(s): Analista - Suporte Técnico

Ano: 2013

Matéria/Assunto: Tecnologia da Informação > Organização e arquitetura de computadores > Processadores RISC x CISC

A respeito das arquiteturas de hardware existentes em servidores,
julgue os itens que se seguem.
Processadores RISC e CISC diferem, fundamentalmente, no tamanho e na complexidade do conjunto de instruções.

Questão: 85 de 157

53270d8be8310b7eb000076f

copy

Banca: ESAF

Órgão: Ministério do Desenvolvimento, Indústria, Comércio e Serviços

Cargo(s): Analista de Comércio Exterior - Grupo VI

Ano: 2012

Matéria/Assunto: Tecnologia da Informação > Organização e arquitetura de computadores > Processadores RISC x CISC

Na arquitetura CISC as instruções utilizam poucos ciclos de máquina.

Na arquitetura RISC o processador possui muitas instruções de máquina, executáveis diretamente pelo hardware.

Na arquitetura RISC há instruções com diversos formatos.

Na arquitetura CISC os processadores já possuem instruções complexas que são interpretadas por microprogramas.

Na arquitetura RISC há poucos registradores.