Questões de Tecnologia da Informação - Organização e arquitetura de computadores - Processadores RISC x CISC

Limpar pesquisa

Configurar questões
Tamanho do Texto
Modo escuro

Questão: 21 de 157

603665920905e97eef03c9b0

copy

Banca: Inst. AOCP

Órgão: Câmara Municipal de Rio Branco/AC

Cargo(s): Analista Legislativo - Redes

Ano: 2016

Matéria/Assunto: Tecnologia da Informação > Organização e arquitetura de computadores > Processadores RISC x CISC

instruções complexas e com tamanho não padronizado (tamanhos diferentes).

instruções simples e com tamanho não padronizado (tamanhos diferentes).

instruções de complexidade híbrida e tamanho não padronizado (tamanhos diferentes).

instruções simples e com tamanho padronizado (mesmo tamanho).

instruções complexas e com tamanho padronizado (mesmo tamanho).

Questão: 22 de 157

60466d050905e966af2a8932

copy

Banca: CESPE / Cebraspe

Órgão: Secretaria de Estado da Educação e do Esporte do Paraná

Cargo(s): Professor - Tecnologia e Informação

Ano: 2021

Matéria/Assunto: Tecnologia da Informação > Organização e arquitetura de computadores > Processadores RISC x CISC

hyper-threading.

turbo boost.

virtualization technology.

over clocking.

turbo core.

Questão: 23 de 157

608c31f10905e937113af998

copy

Banca: IDECAN

Órgão: Instituto Federal de Educação, Ciência e Tecnologia de Roraima

Cargo(s): Informática

Ano: 2020

Matéria/Assunto: Tecnologia da Informação > Organização e arquitetura de computadores > Processadores RISC x CISC

Na arquitetura RISC, o processador possui um conjunto de instruções simples e limitado, que são executadas em um ciclo de relógio (clock).

Na arquitetura CISC, o processador possui um conjunto de instruções complexas, que são executadas em um ciclo de relógio (clock).

Na arquitetura RISC, o processador possui um conjunto de instruções complexas e há a necessidade de vários ciclos do relógio (clock) para executá-la.

Na arquitetura CISC, o processador possui um conjunto de instruções simples e há a necessidade de vários ciclos do relógio (clock) para executá-la.

Nas arquiteturas RISC e CISC, o processador não possui um conjunto de instruções, sendo que essas instruções devem ser fornecidas pela memória.

Questão: 24 de 157

6223d634fdc70463ec7b26c6

copy

Banca: CESPE / Cebraspe

Órgão: Defensoria Pública do Distrito Federal

Cargo(s): Analista de Apoio à Assistência Judiciária - Redes

Ano: 2022

Matéria/Assunto: Tecnologia da Informação > Organização e arquitetura de computadores

Acerca de RISC e CISC, julgue o item a seguir.
O CISC possui como características operações registradorpara-registrador, uma instrução por ciclo de clock e um número maior de instruções, bem como instruções mais complexas, quando comparado ao RISC.

Questão: 25 de 157

6223d634fdc70463ec7b26c7

copy

Banca: CESPE / Cebraspe

Órgão: Defensoria Pública do Distrito Federal

Cargo(s): Analista de Apoio à Assistência Judiciária - Redes

Ano: 2022

Matéria/Assunto: Tecnologia da Informação > Organização e arquitetura de computadores

Acerca de RISC e CISC, julgue o item a seguir.
Uma arquitetura com conjunto de instruções RISC utiliza a técnica de desvio atrasado, na qual instruções de desvio são rearranjadas com outras instruções para melhorar a eficiência do pipeline.